HOME > 공학 > 전자공학 > 대한전자공학회 > 전자공학회논문지-SC
초고속 DRAM의 클록발생 회로를 위한 CMOS 전류원의 설계기법 ( Design Methodology of the CMOS Current Reference for a High-Speed DRAM Clocking Circuit ) -
분야 공학 > 전자공학
저자 김대정
발행기관 대한전자공학회
간행물정보 전자공학회논문지-SC 2000년, 전자공학회논문지 제37권 SC편 제2호, 60page~68page(총9page)
파일형식 405180 [다운로드 무료 PDF 뷰어]
판매가격 6,000원
적립금 180원 (구매자료 3% 적립)
이 자료를
논문의 미리보기 2페이지를 PDF파일로 제공합니다.
 
연관 논문
그래픽 DRAM 인터페이스용 5.4Gb/s 클럭 및 데이터 복원회로 -
2.0Gb/s/pin 이상의 DRAM 인터페이스를 위한 Reference Clock-Based Locking Time을 갖는 Phase-Looked Loop -
1/4-rate 위상선택방식을 이용한 클록 데이터 복원회로 -
시리얼 데이터 통신을 위한 기준 클록이 없는 3.2Gb/s 클록 데이터 복원회로 -
시간-디지털 변환기를 이용한 모바일 1T 메모리용 자가-리프레쉬 클록 생성회로 구현 -
 
 
목차
부제 :
 
 
도움말
본 논문은 참고용 논문으로 수정 및 텍스트 복사가 되지 않습니다.
 
 
추천자료
[전산]컴퓨터 하드웨어
[컴퓨터] 컴에 관한 모든것.. 컴맹에게 권함
[전산] 컴퓨터 약어 사전
[워드] [워드1급]제3과목(PC기본상식)
운영체제론 시험대비(총정리)
수학과 생물학의 만남(영문)
[전산]intel CPU의 종류와 특징
[컴공]Risc란 무엇인가
[영문] 수학과 생물학의 만남
[전산] 메모리시스템 Memory system Technology..
오늘 본 자료
오늘 본 자료가 없습니다.
장바구니 담은 자료
장바구니가 비어 있습니다.
이 간행물 인기자료
항원-항체 결합의 동시 검출을 위한 ...
뜸의 열적효과를 구현하기 위한 심부 ...
투명판의 두께 측정용 비접촉식 광센...
보청기를 위한 개별 BJT 소자의 효과...
코어 없는 PCB 변압기와 인덕터를 이...
이 간행물 신규자료
경면반사체의 3차원 형상 추정을 위한...
다중 카메라 기반 대영역 고해상도 영...
Loop-Up Table과 필터 중첩영역 버퍼...
두 개의 공면점을 활용한 타원물체의 ...
전기 임피던스 단층촬영법에서 수정된...
저작권 정보
본 학술논문은 ㈜누리미디어와 각 학회간에 저작권 계약이 체결된 것으로 HAPPY학술이 제공하고 있습니다. 본 저작물을 불법적으로 이용시는 법적인 제재가 가해질 수 있습니다.
 
서비스이용약관 | 개인정보취급방침 | E-mail 수집 거부 | 제휴 및 광고문의 | FAQ
이메일 무단 수집 거부
본 웹사이트에 게시된 이메일 주소가 전자우편 수집 프로그램이나 그 밖의 기술적 장치를 이용하여 무단으로 수집되는 것을 거부하며, 이를 위반시 정보통신망법에 의해 형사처벌됨을 유념하시기 바랍니다. [게시일 2003년 4월 2일]