HOME > 공학 > 로봇 > 대한전자공학회 > 전자공학회논문지
초저전력 저잡음 듀얼 채널 CMOS 뇌신경 신호 기록 아날로그 집적회로 -
분야 공학 > 로봇
저자 김형석 차혁규
발행기관 대한전자공학회
간행물정보 전자공학회논문지 2018년, 전자공학회논문지 제55권 제3호(통권 제484호), 21page~28page(총8page)
파일형식 3456751 [다운로드 무료 PDF 뷰어]
판매가격 6,000원
적립금 180원 (구매자료 3% 적립)
이 자료를
논문의 미리보기 2페이지를 PDF파일로 제공합니다.
 
연관 논문
초음파 의료 영상 시스템을 위한 재구성 가능한 아날로그 집적회로 -
A High-Voltage Compliant Neural Stimulation IC for Implant Devices Using Standard CMOS Process -
2.06mV/count의 해상도를 갖는 칩 내부 전원전압 잡음 측정회로 -
병렬 광 신호 전송을 위한 250-Mbps 10-채널 CMOS 광 수신기 어레이의 설계 -
DLL 기반의 듀티 보정 회로를 적용한 무선랜용 I/Q 채널 12비트 40MS/s 파이프라인 A/D변환기 -
 
 
목차
부제 : An Ultra Low-Power Low-Noise Dual-Channel CMOS Neural Recording Analog IC
요약
Abstract
Ⅰ. 서론
Ⅱ. 본론
Ⅲ. 시뮬레이션 결과
Ⅳ. 결론
REFERENCES
 
 
국문초록
본 논문에서는 뇌신경 신호 기록을 위한 dual-channel CMOS 아날로그 front-end 집적회로를 설계하였다. 제안 된 집적회로는 1 Hz에서 수 kHz 주파수 대역에서 관찰할 수 있는 뇌신경 신호를 처리하기 위한 저전력 저잡음 neural 증폭기와 추가적인 이득과 대역폭의 조절이 가능한 가변 이득 증폭기, 다채널 구성에서 전체 아날로그 front-end의 전력소모를 줄이고 각 채널의 re-set시간을 조절할 수 있는 제어회로로 구성되어 있다. 저전력으로 우수한 잡음 특성을 갖는 neural 증폭기를 위해 complementary cascode input 기반의 연산증폭기를 설계하였고, 가변 이득 증폭기는 저전력에 초점을 두고 current-mirror기반의 연산증폭기를 사용하고, 제어회로는 기본적인 디지털 논리회로를 응용하였다. 가변 이득 증폭기에서 6 dB에서 24 dB까지 추가이득과 1 Hz에서 440 Hz까지 high-pass cutoff 주파수 조절이 가능하고, 600 Hz에서 10 kHz까지 low-pass cutoff 주파수의 조절이 가능하다. 제어회로는 제어신호에 따라 채널을 선택하고 초기 re-set시간의 제어가 가능하며, 선택되지 않은 채널의 전력공급을 중단한다. 전체 아날로그 front-end 집적회로는 최대 63.7 dB의 전압 이득과 1 Hz에서 10 kHz 대역에 대해 3.49 μ Vrms의 integrated input referred 잡음 성능으로 noise efficiency factor는 1.96이다. 1-V 전원에서 2 μW의 전력을 소모하고, 채널 당 칩 레이아웃 면적은 0.13 mm²으로 0.18-μm 표준 CMOS 공정을 이용하여 설계하였다.
 
 
영문초록
In this paper, a dual-channel CMOS analog front-end IC for neural recording applications is designed. The proposed low-power low-noise IC is composed of a neural amplifier for processing neural signals that can be observed in the frequency range of 1 Hz to several kHz, a variable gain amplifier for controlling additional gain and bandwidth, control circuit that can reduce power consumption of the overall analog front-end and adjust the re-set time of each channel. A complementary cascode input based operational transconductance amplifier(OTA) is designed for the low-power neural amplifier, while the variable gain amplifier uses a current-mirror-based OTA with a focus on low power, and the control circuit applies basic digital logic circuits. The variable gain amplifier has the voltage gain with a range of 6 dB to 24 dB and can adjust high-pass cutoff frequency from 1 Hz to 440 Hz and low-pass cutoff frequency from 600 Hz to 10 kHz. The control circuit selects a channel according to the control signal, controls the initial re-set time, and cutoffs the power to the unselected channel. The overall analog front-end IC has a maximum voltage gain of 63.7 dB and a noise efficiency factor of 1.96 with an integrated input referred noise of 3.49 μVrms for the 1 Hz to 10 kHz band. It consumes 2 μW of power from the 1-V power supply while the chip layout area per channel is 0.13 mm² and is designed using 0.18-μm standard CMOS process.
 
 
neural amplifier, variable gain amplifier, dual-channel analog front-end
 
 
도움말
본 논문은 참고용 논문으로 수정 및 텍스트 복사가 되지 않습니다.
 
 
추천자료
[기업분석]삼성전자 연구
[경영] 기술 경영에 대해서
[공사] [공사] 한국수력공사 기출문제 수정본
[컴퓨터구조] 메인보드(MAINBOARD)
성공기업 사례분석
[전자] 전자산업관련 용어정리
RF CMOS 반도체 분야의 보안점
나노 기반의 기술 개발
[휴대폰] IT 단말기의 부품과 모듈 동향
[임상심리] 뇌파 검사와 임상적 활용 - EEG, MEG, ERP를 중심으로
오늘 본 자료
오늘 본 자료가 없습니다.
장바구니 담은 자료
장바구니가 비어 있습니다.
이 간행물 인기자료
태양전지용 웨이퍼의 오염 분석 및 세...
해저 지형 정보를 이용한 다중 상태 ...
무선 환경에서 TCP 성능 개선을 위한 ...
IEEE 다중경로 채널에서 다중접속 M진...
과도 거리 이주 보상을 위한 두 단계 ...
이 간행물 신규자료
네트워크 침입탐지 기술 연구 동향 -
OOB 스펙트럼 저감을 위하여 코사인 ...
클라우드 시스템에서 Kubernetes CNI...
무손실 압축 해제를 위한 확장 가능한...
블록체인을 위한 RSP 합의 알고리즘 -...
저작권 정보
본 학술논문은 ㈜누리미디어와 각 학회간에 저작권 계약이 체결된 것으로 HAPPY학술이 제공하고 있습니다. 본 저작물을 불법적으로 이용시는 법적인 제재가 가해질 수 있습니다.
 
서비스이용약관 | 개인정보취급방침 | E-mail 수집 거부 | 제휴 및 광고문의 | FAQ
이메일 무단 수집 거부
본 웹사이트에 게시된 이메일 주소가 전자우편 수집 프로그램이나 그 밖의 기술적 장치를 이용하여 무단으로 수집되는 것을 거부하며, 이를 위반시 정보통신망법에 의해 형사처벌됨을 유념하시기 바랍니다. [게시일 2003년 4월 2일]