추천자료
2 RL회로와 RC회로의 Step Response확인 및 Time Constant 출력
[전자] 서적 전자공학 1,2,3,6,7장
[마이크로 가공생산] 아이폰 주요부품의 제조공정 및 가공법
[의공기사] 의공기사, 의공산업기사 실기 총정리
[신호][시스템]시스템과 신호, 푸리에급수와 신호, 통신주파수와 신호발생기, 음성신호와 스펙트로그램, 무선신호와 전자감시제도, 미약생체신호, 인체의 신호전달, 뇌파와 쾌-불쾌 EEG신호, 주식과 신호가설 분석
[실험] 인덕터와 콘덴서의 특징 및 R-C와 R-L-C회로 특성
[컴퓨터개론] 메모리
[교양] 최근 소방법 모음집
[전기] 회로실험 레포트
[전자] 디지털실험 레포트
소개글
11 CMOS inverter와 NMOS inverter의 power consumption에 대한 자료입니다.
목차
1. 과제 목표
2. 과제 내용
1) CMOS inverter회로 구성하기
2) NMOS inverter회로 구성하기
3) Power consumption 들여다보기
4) 시뮬레이션 결과(1)
5) 시뮬레이션 결과(2)
본문내용
2. 과제 내용
1. Power consumption 들여다보기
일단, 둘의 파워소모를 들여다 보기 전에 앞서서, NMOS 인버터와 CMOS 인버터의 동작을 들여다 보자. CMOS의 경우 입력전압이 HIGH->LOW로 갈 때, 위쪽의 PMOS가 켜지면 아래의 NMOS가 꺼지는 방식이고, VCC에서 PMOS를 걸쳐서 커패시터에 충전이 된다. 충전이 되면 커패시터에 흐르는 전류가 Positive하게 흐른다. 반대로, 입력전압이 LOW->HIGH로 갈 때, NMOS는 켜지고 PMOS는 꺼진다. 이때, 충전되었던 커패시터에서 방전이 되면서, 커패시터에 흐르는 전류가 Negative하게 흐르게 되는 것이다
하고 싶은 말
IT시스템설계,RLC회로,DIODE회로,RLC,DIODE,시스템설계,피스파이스,홍익대학교,전자전기공학부,MOSFET DIGITAL