[공학]BJT 바이어스 회로의 설계

 1  [공학]BJT 바이어스 회로의 설계-1
 2  [공학]BJT 바이어스 회로의 설계-2
 3  [공학]BJT 바이어스 회로의 설계-3
 4  [공학]BJT 바이어스 회로의 설계-4
 5  [공학]BJT 바이어스 회로의 설계-5
※ 미리보기 이미지는 최대 20페이지까지만 지원합니다.
  • 분야
  • 등록일
  • 페이지/형식
  • 구매가격
  • 적립금
자료 다운로드  네이버 로그인
소개글
[공학]BJT 바이어스 회로의 설계에 대한 자료입니다.
목차
실험 목적
실험 방법
실험 관련 이론
참고
본문내용
# 실험 목적
BJT 트렌지스터의 컬렉터 피드백, 이미터 바이어스, 전압 분배기 바이어스의 회로를 설계할 수 있다.

# 실험 방법
- Part1. Collector-Feedback Configuration
그림11-1의 Collector-Feedback 회로 도를 구성하고 2N3904, 2N440 트랜지스터를 바꾸어가며 VRC,VCEQ,ICQ,β 값을 측정한다.
- Part2. Emitter-Bais Configuration
그림 11-2의 Emitter-Bais 회로 도를 구성하고 구성 하고 2N3904, 2N440 트랜지스터를 바꾸어가며 VRC,VCEQ,ICQ,β 값을 측정한다.
- Part3. Voltage-Divider Configuration
그림 11-3의 Voltage-Divider 회로 도를 구성하고 구성 하고 2N3904, 2N440 트랜지스터를 바꾸어가며 VRC,VCEQ,ICQ,β 값을 측정한다