op-amp의 입력과 출력의 관계
op-amp에 전원이 공급되고 있을 때, op-amp의 입력과 출력의 관계식은 아래와 같다.
op-amp는 두 개의 입력을 받아서 그 차이를 증폭하는 소자이다. 두 입력은 AC와 DC전압 모두 가능하다.
함수발생기에서 발생된 파형을 두 입력 중 하나로 넣어주고자 한다면 함수발생기의 출
증폭기 회로 실험OP-AMP LM741CN: 1개
저항: 100 1개, 1k 6개, 2.2 k 3개, 4.7 k 1개, 10k 3개, 100k 1개
4. Pre-Lab(예비 실험)
A. 기본 이론 조사
(1) 연산 증폭기를 이용한 가산기(덧샘기)에 대해서 설명하시오.
V1, V2는 입력 전압이고 Vout은 출력 전압입니다. 아래 위는 전원 전압입니다. 입력되는
1. 실험과정 및 실험결과
4.1 반전 연산증폭기
(1) [그림 1]의 회로를 결선하시오. 입력 전압 는 크기가 이고 주파수가 인 sin 파형으로 한다. 각 저항의 실제 값을 측정한다. 를 연결하기 위해서는 의 “-” 선과 의 “+” 선을 ground에 연결하여 의 “+” 선을 op-amp의 에, 의 “-” 선을 op-amp의 에
실험 개요>
① 함수발생기와 oscilloscope, digital multimeter, DC power supply, 1kΩ 저항과 3개 4,7kΩ 저항 1개를 준비한다.
② digital multimeter를 이용해 각 저항의 값을 측정, 기록한다.
③ 함수발생기를 이용해, sin파형을 선택하고, 진폭()가 1V이고, 주파수가 1kHz인 입력전압 를 설정한다.
④ Bread board에 OP-Amp와 저항