[전자공학]알테라(Altera) 를 이용한 디지털 시계 구현

 1  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-1
 2  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-2
 3  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-3
 4  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-4
 5  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-5
 6  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-6
 7  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-7
 8  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-8
 9  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-9
 10  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-10
 11  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-11
 12  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-12
 13  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-13
 14  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-14
 15  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-15
 16  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-16
 17  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-17
 18  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-18
 19  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-19
 20  [전자공학]알테라(Altera) 를 이용한 디지털 시계 구현-20
※ 미리보기 이미지는 최대 20페이지까지만 지원합니다.
  • 분야
  • 등록일
  • 페이지/형식
  • 구매가격
  • 적립금
자료 다운로드  네이버 로그인
소개글
[전자공학]알테라(Altera) 를 이용한 디지털 시계 구현에 대한 자료입니다.
목차
1. 실험목적

2. 사용 부품 및 계측기

3. 이론적 내용 및 모의실험
②. 분주기 설계
③ 시계 및 시 조정 회로 설계시 조정회로알람회로 설계
⑤ STOP WATCH 설계 및 동작원리
⑥ 세그먼트표시기
⑧ WATCH, ALARM, STOP WATCH 모드변환 회로디지털 시계 전체 회로도

4.유의사항
본문내용
1. 실험목적
⇒ 디지털 시계 구현을 통해 디지털 시스템 설계 능력을 배양하자.
⇒ 규모가 있는 실제 응용회로 구현을 통해 simulation & verification의 중요성 이해.
2. 사용 부품 및 계측기
⇒ 알테라(Altera)
3. 이론적 내용 및 모의실험
① 카운터 설계
◎ MOD-3 카운터
왼쪽 그림은 MOD-3 카운터의 회로도이다.
카운터의 동작은 입력단자 A,B,C,D = LOW, DN = HIGH, CLR = LOW를 입력하고 UP입력단에 입력 클럭이 인가되면 출력값은 0000 ~ 1111 값이 출력되게 되는데 MOD-3 카운터를 설계하여야 되므로 0000, 0001, 0010의 출력값이 출력된 후 0011이 되었을때 1이 출력되는 값을 NAND GATE의 입력값으로 넣으면 그 출력값으로 0이 출력되게 된다. 이 출력값이 74193의 LOAD단자의 입력값으로 넣으면 입력 ABCD = 0 값이 LOAD되어 다시 0000 부터 카운터가 된다. 위의 그림에서 붉은 선은 클럭을 나타낸 것이고 회로에서 보면 출력단자에 OUTCK이 있는데 이 단자의 기능은 클럭이 3번 인가되어 다시 LOAD될때 그 캐리값을 다음 카운터의 클럭으로 넣어주기 위해 만들어 놓은것이다.
하고 싶은 말
1. 실험목적
⇒ 디지털 시계 구현을 통해 디지털 시스템 설계 능력을 배양하자.
⇒ 규모가 있는 실제 응용회로 구현을 통해 simulation & verification의 중요성 이해.
2. 사용 부품 및 계측기
⇒ 알테라(Altera)
3. 이론적 내용 및 모의실험
① 카운터 설계
◎ MOD-3 카운터
왼쪽 그림은 MOD-3 카운터의 회로도이다.
카운터의 동작은 입력단자 A,B,C,D = LOW, DN = HIGH, CLR = LOW를 입력하고 UP입력단에 입력 클럭이 인가되면 출력값은 0000 ~ 1111 값이 출력되게 되는데 MOD-3 카운터를 설계하여야 되므로 0000, 0001, 0010의 출력값이 출력된 후 0011이 되었을때 1이 출력되는 값을 NAND GATE의 입력값으로 넣으면 그 출력값으로 0이 출력되게 된다. 이 출력값이 74193의 LOAD단자의 입력값으로 넣으면 입력 ABCD = 0 값이 LOAD되어 다시 0000 부터 카운터가 된다. 위의 그림에서 붉은 선은 클럭을 나타낸 것이고 회로에서 보면 출력단자에 OUTCK이 있는데 이 단자의 기능은 클럭이 3번 인가되어 다시 LOAD될때 그 캐리값을 다음 카운터의 클럭으로 넣어주기 위해 만들어 놓은것이다.
오늘 본 자료
더보기
  • 오늘 본 자료가 없습니다.
해당 정보 및 게시물의 저작권과 기타 법적 책임은 자료 등록자에게 있습니다. 위 정보 및 게시물 내용의 불법적 이용,무단 전재·배포는 금지되어 있습니다. 저작권침해, 명예훼손 등 분쟁요소 발견 시 고객센터에 신고해 주시기 바랍니다.