소개글
[전자회로실험] 555타이머에 대한 자료입니다.
목차
1.실험목적
2.R-S 플립-플롭
3.R-S 플립-플롭(S-R 래치)
4.R-S 플립-플롭(NAND게이트)
5.기본적인 타이밍 개념
6.기본적인 타이밍 개념(2)
7.555 타이머 구성도
8.555 타이머 구성도(2)
9.단안정동작
10.단안정동작(2)
11.비안정동작
12.비안정동작(2)
13.비/단안정 555타이머
14.전압제어 발진기(VCO)
15.톱니파 발생기
16.요 약
본문내용
Q출력이 낮을 때
→트랜지스터 차단 → 캐패시터 충전 → 충전시정수 (Ra+Rb)C
→기준전압이 증가 →플립플롭 Set시킴
Q출력이 높을 때
→트랜지스터 포화 → 캐패시터 방전 → 방전시정수 (Rb)C
→기준전압이 감소 →플립플롭 Reset시킴
출력파형이 비대칭임.
출력 : 구형파 발생.
듀티비(Duty cycle) : 출력의 비대칭성정도.
→ D = (W/T)×100% =(Ra+Rb)/(Ra+2Rb) X100%
→ 주파수 f = 1.44/[(RA+2RB)] × C
5번핀(접지) – 캐패시터를 통해 바이패스됨.
Ra가 Rb보다 대단히 적다면 듀티 싸이클은 50%에 접근