[Verilog프로그래밍]D래치, 플리플롭, shift register

 1  [Verilog프로그래밍]D래치, 플리플롭, shift register-1
 2  [Verilog프로그래밍]D래치, 플리플롭, shift register-2
 3  [Verilog프로그래밍]D래치, 플리플롭, shift register-3
 4  [Verilog프로그래밍]D래치, 플리플롭, shift register-4
 5  [Verilog프로그래밍]D래치, 플리플롭, shift register-5
 6  [Verilog프로그래밍]D래치, 플리플롭, shift register-6
※ 미리보기 이미지는 최대 20페이지까지만 지원합니다.
  • 분야
  • 등록일
  • 페이지/형식
  • 구매가격
  • 적립금
자료 다운로드  네이버 로그인
소개글
[Verilog프로그래밍]D래치, 플리플롭, shift register에 대한 자료입니다.
본문내용
1. 목적
Verilog의 연속할당문을 사용한 래치 설계 방법과 always 문을 사용한 동작적 모델링 방
법의 래치, 플립플롭 설계 방법을 익히고 이를 간단한 회로의 설계에 적용한다.
2. 기초지식
- feedback이 있는 dataflow 모델링 방법
동작적 모델링에서 회로의 동작은 부울함수와 수식으로 기술 할 수도 있고 알고리즘과 같은 추상적인 표현을 사용하여 나타낼 수도 있다. 그 중에서 부울함수와 같은 수식으로 기술하는 모델링을 data flow modeling이라 한다. feedback 같은 반복적으로 수행하는 경우 always문을 사용할 수 있다.
- Verilog의 동작적 모델링 방법
프리미티브 게이트나 기존 설계된 모듈을 서로 연결하여 회로를 만드는 구조적 모델링과는 다르게 회로가 수행하는 기능을 기술한다. 회로의 입력과 출력나의 관계를 기술하고, 회로의 내부와 물리적 구현에 대한 상세한 사항을 기술하지 않는다
하고 싶은 말