1. 실험목표
① 멀티플렉서의 회로 구성과 동작을 실험한다.
② 디멀티플렉서의 회로 구성과 동작을 실험한다.
③ JK F.F를 이용하여 동기/비동기 카운터를 실험하고 이해한다.
2. 관련이론
∙ 멀티플렉서
- 멀티플렉서(MUX : MUltipleXer)는 여러 입력 데이터 중에서 하나를 선택하는 조합 논리회로이
1. 결과 분석
(1) 멀티플렉서
① Verilog HDL 코드 분석(주석의 형태로 분석하였음)
module MUX_4_TO_1 (I0, I1, I2, I3, Y, S); // 모듈이름과 입력, 출력변수를 정함.
input I0, I1, I2, I3;
input [1:0] S; // S 입력은 2bit의 값이 들어가므로 2bit임을 명해줌.
output Y;
reg Y;
always @ (I0 or I1 or I2 or I3 or S) begin
case(S) // S의 입력의
1. 목적
조합논리회로의 또 다른 예로서 멀티플렉서와 디멀티플렉서의 동작 원리 및 특성을 확인한다.
2. 관련이론
가산기, 비교기, 디코더, 인코더, 코드 변환기 등 여러 종류의 고정기능 조합논리회로 중에서 지난 실험에서는 디코더, 인코더에 대해서 했으며, 이번 실험에서는 멀티플렉서, 디멀
1. 이론적 배경
집적도가 높은 소자를 사용하면 제품의 부피가 작아지며, 무게가 가벼워지며, 고장률이 낮아지며, 그리고 제조비용이 절감되는 등의 이점이 있다. 보다 집적도가 높은 소자를 MSI(Medium Scale Integration)라고 하는데 이러한 소자에는 멀티플렉서(multiplexer), 디코더(decoder), 혹은 ROM(read only
실험의 의의
Bread Board를 이용한 회로를 작성하는 것 과 기계를 만지는데 좀 더 익숙해질 수 있었다.
Logic gate 의 멀티플렉서와 디멀티플렉서를 구성할 수 있다.
실험의 결과들로 인해 멀티플렉서와 디멀티플렉서의 원리를 이해하고 동작을 확인할 수 있었다.
실험 수행 과정 및 결과