1. 실험목표
① 멀티플렉서의 회로 구성과 동작을 실험한다.
② 디멀티플렉서의 회로 구성과 동작을 실험한다.
③ JK F.F를 이용하여 동기/비동기 카운터를 실험하고 이해한다.
2. 관련이론
∙ 멀티플렉서
- 멀티플렉서(MUX : MUltipleXer)는 여러 입력 데이터 중에서 하나를 선택하는 조합 논리회로이
1. 결과 분석
(1) 멀티플렉서
① Verilog HDL 코드 분석(주석의 형태로 분석하였음)
module MUX_4_TO_1 (I0, I1, I2, I3, Y, S); // 모듈이름과 입력, 출력변수를 정함.
input I0, I1, I2, I3;
input [1:0] S; // S 입력은 2bit의 값이 들어가므로 2bit임을 명해줌.
output Y;
reg Y;
always @ (I0 or I1 or I2 or I3 or S) begin
case(S) // S의 입력의
1. 목적
조합논리회로의 또 다른 예로서 멀티플렉서와 디멀티플렉서의 동작 원리 및 특성을 확인한다.
2. 관련이론
가산기, 비교기, 디코더, 인코더, 코드 변환기 등 여러 종류의 고정기능 조합논리회로 중에서 지난 실험에서는 디코더, 인코더에 대해서 했으며, 이번 실험에서는 멀티플렉서, 디멀