표 2 ALU 결과
마찬가지로 실험과정에 따라 verilog coding을 했는데 이 실험에서는 교재에서 요구하는 Cin=1일 때를 제외한 Cin=0일 때만을 고려했으므로 coding과정에서도 Cin에 대한 언급은 하지 않았다. 역시 결과 표에 앞서 waveform을 관찰하게 되면 처음 네 번째 까지가 M=1이므로 논리 연산을 나타내고 다음
*The waveforms of consonants
The places of articulation are reflected in the differences in some of the principal manners of articulation which are stop, nasal(no pattern), fricative(no pattern, random noise), approximant and in the differences between voiced and voiceless sounds.
▶Nasal : there is pattern
Burst : stop closure
Fricative : no pattern, random noise
1. Specification of STLC
- Local road에 차가 없거나 건널목을 건너려는 보행자가 없는 경우, highway의 신호가 green을 계속 유지한다
- Local road에 차량이 감지되면, high way green이 60초(LT) 이상 지속된 경우 highway 신호를 yellow(10초, ST) -> red로, local road 신호를 green으로 바꿔주며, 차량이 있는 동안만 이 상태를 유지
2. 엘리베이터 동작 설명
이번에 설계한 엘리베이터는 총 4 층으로 구성되어 있다. 그리고 바깥쪽에서 누르는 버튼 6 가지 ( 1층 위쪽, 2층 위아래, 3층 위아래, 4층 아래 ) 와 엘리베이터 안쪽에서 누르는 버튼 4가지 ( 1층, 2층, 3층, 4층 ) 를 합쳐 총 10개의 입력을 가지고 있다. 이 엘리베이터의 동작
1. 스테핑 모터의 구조
스테핑 모터를 구조면에서 분류하면 가변 릴럭턴스형(VR형 : Variable Reluctance type), 영구자석형(Permanent magnet type) 및 하이브리형(Hybrid type)의 세 가지 형태로 대별된다.
(1) VR형
VR형 모터의 상수로는 3, 4, 5가 있다. 가장 널리 사용되는 하이브리형 모터는 2상 모터이지만 3상과 5상
waveform을 출력한다.
(4) 1bit adder를 package에 위치시키도록 VHDL언어로 로 설계한다.
<4-bit adder>
(5) 4 bit의 벡터 x, y와 carry in을 입력으로 갖고 4 bit의 벡터 s와 carry out을 출력으로하는 4 bit adder을 1bit adder 4개를 통해 설계한다.
(6) 설계한 4-bit full adder를 임의의 x, y 값을 입력하여 waveform을
waveform 파일을 새로 열고, input node와 out put node를 설정해준다. 이때 simulation한 값에서 delay가 발생하지 않게, simulation mode 로 하지 않고 functional mode로 simulation이 되게 setting을 해준다.
(5) Input의 2 진수를 설정해준다. V_high를 설정할시 ctrl+alt+1의 단축키를 쓰면 쉽고 빠르게 설정할 수 있다.
(6) Simulation
Waveform Graph를 선택하여 화면에 놓고 크기를 적당하게 맞춘 다음 수직축의 이름을 툴 팔레트의 글자쓰기 기능을 이용하여 Volts로 바꾼다.
④ Window 메뉴에서 Show Diagram을 선택하여 화면을 블록 다이어그램으로 전환하면 화면에는 프론트 패널에서 만들어 넣은 컨트롤에 대한 터미널이 보이고 이곳에 DAQ