Making the Wafer
The process
-A seed crystal is suspended in a molten bath of silicon
-It is slowly pulled up and grows into an ingot of silicon
-The ingot is removed and ground down to diameter
-The end is cut off, then thinsiliconwafers are sawn off (sliced) and polished
Epitaxy
The growth of an ultra-pure layer of crystalline silicon
Approx 3% of wafer thickness
Contaminant-free
Thin Film Deposition) 공정을 통해 제작된다. 박막 증착이란 이름 그대로 표면에 얇은 막을 씌우는 기술을 뜻하는데 이 공정을 통해 기판(substrate)이나 이전에 증착된 층에 재료의 얇은 막을 씌워 올린다. MOS의 경우에는 silicon(반도체) 위에 oxide(산화물, 유전체) 그리고 그 위에 metal을 올리는 것이다. 이러한 공
1. 단결정 성장
특수 공정을 이용해 웨이퍼 위에 전자회로를 새긴 후, 웨이퍼 위 집적회로(IC)를 각각 절단하면 IC칩이 되는 것인데요,
여기서, 웨이퍼(Wafer)란 반도체 집적회로를 만드는 중요한 재료로, 실리콘(Si), 갈륨 아세나이드(GaAs) 등을 성장시켜 얻은 단결정 기둥(Ingot)를 적당한 지름으로 얇게
ML2 means the maskless lithography. It is necessary to refinement process. Described above, "double / mutiful patterning" in additional cost savings as an alternative to be appropriate. Nano devices with decreasing the size of the unilateral use light to produce a mask for the lithography process takes time and cost. Small production of nano scale patterning process is suitable, and the suitable
Epitaxial wafer
웨이퍼 위에 기상성장법으로 실리콘단 결정막 증착
다양한 구조로 제작이 가능
epi 구조는 Bipolar IC의 Isolation 및 낮은 collector 저항 성능을 개선
미소결함의 발생을 억제
SOI(Silicon on insulator)
SOI wafer는 표면과 기층부 사이에 절연층을 인위적으로 형성시켜 절연체위에 형성된